## **RISC**

Reduced Instruction Set Computer



- Caratteristiche chiave
  - Numero elevato di registri ad uso generale
  - ... oppure utilizzo di compilatori per ottimizzare l'uso dei registri
  - Set istruzioni semplice e limitato
  - Ottimizzazione della pipeline (basata sul formato fisso per le istruzioni, metodi indirizzamento semplici,...)

# Comparazione fra vari processori

|                                         | _              | olex Instructi<br>ISC)Compu |                |          | nstruction<br>Computer |         | Superscalar    |                |
|-----------------------------------------|----------------|-----------------------------|----------------|----------|------------------------|---------|----------------|----------------|
| Characteristic                          | IBM<br>370/168 | VAX<br>11/780               | Intel<br>80486 | SPARC    | MIPS<br>R4000          | PowerPC | Ultra<br>SPARC | MIPS<br>R10000 |
| Year developed                          | 1973           | 1978                        | 1989           | 1987     | 1991                   | 1993    | 1996           | 1996           |
| Number of instructions                  | 208            | 303                         | 235            | 69       | 94                     | 225     |                |                |
| Instruction size (bytes)                | 2–6            | 2–57                        | 1–11           | 4        | 4                      | 4       | 4              | 4              |
| Addressing modes                        | 4              | 22                          | 11             | 1        | 1                      | 2       | 1              | 1              |
| Number of general-<br>purpose registers | 16             | 16                          | 8              | 40 - 520 | 32                     | 32      | 40 - 520       | 32             |
| Control memory size<br>(Kbits)          | 420            | 480                         | 246            | _        | _                      | _       | _              | _              |
| Cache size (KBytes)                     | 64             | 64                          | 8              | 32       | 128                    | 16-32   | 32             | 64             |

# Perchè erano nate le architetture Complex Istruction Set Computer (CISC) ?

- Costo del software molto maggiore del costo dell' hardware
- Linguaggi ad alto livello sempre più complessi
- Gap semantico

#### conseguenze:

- Set di istruzioni ampio
- Svariati modi di indirizzamento
- Implementazione hardware di costrutti di linguaggi ad alto livello
  - Ad esempio: CASE (switch) su VAX

## Scopi del CISC



- Facilitare la scrittura del compilatore
- Migliorare l'efficienza dell' escuzione
  - Operazioni complesse implementate tramite microcodice
- Supportare i linguaggi ad alto livello più complessi

# RISC: studio delle caratteristiche di esecuzione delle istruzioni

- Operazioni eseguite
  - determinano le funzioni da eseguire e le modalità di interazione con la memoria
- Operandi usati
  - tipo e frequenza determinano le modalità di salvataggio e i modi di indirizzamento
- Serializzazione dell'esecuzione
  - determina l'organizzazione della pipeline e del controllo
- Studi sviluppati a partire dalle istruzioni macchina generate dai programmi scritti in un linguaggio ad alto livello
- Utilizzate misure dinamiche raccolte durante l'esecuzione di programmi

## Implicazioni

Il miglior supporto si ottiene ottimizzando le caratteristiche più utilizzate e più onerose dal punto di vista del consumo di tempo

- 1. Ampio numero di registri o loro uso ottimizzato dal compilatore
  - Ottimizzazione dei riferimenti agli operandi
- 2. Progettazione accurata della pipeline
  - Predizione dei salti condizionali, etc.
- 3. Set istruzioni semplificato (ridotto)

## Trattamento dei registri

- Soluzione hardware
- The contract of the contract o
- Usare più registri
- In questo modo si possono mantenere più variabili nei registri
- Soluzione software
  - Registri allocati dal compilatore



- Allocazione basata sulle variabili più usate per ogni intervallo di tempo
- Richiede l'utilizzo di tecniche di analisi dei programmi molto sofisticate

## Registri per variabili locali

- <u>Strategia</u>: memorizzare variabili scalari locali nei registri
- <u>Vantaggio</u>: riduce l'accesso alla memoria
- Problemi:

 ogni <u>chiamata a procedure</u> (o funzione) cambia la località (scope delle variabili)

- si devono passare i parametri della chiamata

– al ritorno dalla procedura si devono ritornare i risultati

 si devono ripristinare (i valori del)le variabili del programma chiamante al ritorno della procedura



# Finestre di registri



- Osservazioni: tipicamente le chiamate di procedura
  - coinvolgono pochi parametri (< 6 nel 98% dei casi)
  - non presentano grado di annidamento elevato



- Suggerisce la seguente soluzione: usare molti gruppi (con cardinalità limitata) di registri:
  - una chiamata di procedura seleziona automaticamente un nuovo gruppo di registri
  - il ritorno da una procedura (ri)seleziona il gruppo di registri assegnato precedentemente alla procedura chiamante

# Finestre di registri



- Ogni gruppo di registri suddiviso in tre sottogruppi
  - registri che contengono i parametri passati alla procedura chiamata
  - registri che memorizzano il contenuto delle variabili locali alla procedura
  - registri temporanei
  - i registri temporanei di un gruppo si sovrappongono perfettamente con quelli che contengono i parametri del gruppo successivo (cioè, sono fisicamente gli stessi registri)
  - Questo permette il passaggio dei parametri senza spostare i dati

## Finestre sovrapposte di registri





## Operazioni sul buffer circolare

- Quando avviene una chiamata, il puntatore alla finestra corrente (Current Window Pointer) viene aggiornato per mostrare la finestra di registri corrente attiva
- Se si esaurisce la capacità del buffer (tutte le finestre sono in uso a causa di chiamate annidate), viene generata una interruzione e la finestra più "vecchia" viene salvata in memoria principale
- Un puntatore (Saved Window Pointer) indica dove si deve ripristinare l'ultima finestra salvata in memoria principale

## Variabili globali

- Vengono allocate dal compilatore nella memoria
  - scelta inefficiente per variabili riferite frequentemente
- Soluzione: utilizzare un gruppo di registri per memorizzare le variabili globali

# Ottimizzazione dei registri tramite compilatore

- Assume un numero limitato di registri (16-32)
- L'ottimizzazione è lasciata al compilatore
- Linguaggi ad alto livello non fanno riferimento esplicito ai registri
   eccezione in C: register int
- Il compilatore assegna un registro simbolico (o virtuale) ad ogni variabile candidata...
- ...quindi mappa (un numero virtualmente illimitato di) registri simbolici su registri reali del processore
- Registri simbolici il cui uso non si sovrappone temporalmente possono condividere lo stesso registro reale, cioè possono essere mappati sullo stesso registro reale
- Se i registri reali non sono sufficienti per contenere tutte le variabili riferite in un dato intervallo di tempo, alcune variabili vengono mantenute in memoria principale

# Mapping: equivale a risolvere un problema di "colorazione" di un grafo

[problema difficile da risolvere in generale]





- (a) Time sequence of active use of registers
- (b) Register interference graph

## Colorazione di un grafo



- Dato un grafo, costituito da nodi connessi da archi...
- ...si assegni un colore per ogni nodo, in modo tale che
  - nodi adiacenti (connessi da un arco) abbiano colori diversi
  - Si usi il numero minore possibile di colori
- Nel nostro caso, i nodi corrispondono a registri simbolici
- Due registri che sono "in vita" all'interno di uno stesso frammento di codice sono connessi da un arco
- Idea di fondo: colorare il grafo con *n* colori, dove *n* è il numero di registri reali
- Nodi che non possono essere colorati sono memorizzati in memoria principale

## Valutazione critica del CISC

- Semplifica il compilatore ?
  - Controverso ...
  - Istruzioni macchina complesse difficili da sfruttare
  - Ottimizzazione più difficile
- Programmi più piccoli?
  - I programmi occupano meno memoria, ma ...
  - La memoria è diventata economica
  - Possono non occupare meno bit, ma semplicemente sembrano più corti in forma simbolica (codice mnemonico)
    - numero maggiore di istruzioni → codici operativi più lunghi
    - riferimenti a registri richiedono meno bit ...

### Valutazione critica del CISC

- Esecuzione dei programmi più veloce ?
- Si tende ad usare instruzioni più semplici
- Unità di controllo più complessa
- Controllo microprogrammato necessita di più spazio ...
- ... e quindi le istruzioni più semplici (e più usate) diventano più lente
- Non è ovvio che una architettura CISC sia la soluzione migliore



## Caratteristiche RISC



- Un'istruzione per ciclo
- Operazioni da registro a registro
- Pochi e semplici modi di indirizzamento
- Pochi e semplici formati per le istruzioni
- Formati fissi per le istruzioni
- Controllo cablato (hardware, meno flessibile ma più veloce) e non microprogrammato (più flessibile ma meno veloce)
- Maggior utilizzo della ottimizzazione a livello del compilatore

## RISC "contro" CISC

- Non emerge un "vincitore" netto
- Molti processori utilizzano idee da entrambe le filosofie:
  - ad esempio, PowerPC e Pentium II



### Controversia tra RISC e CISC

- Criterio quantitativo
  - Paragonare dimensione dei programmi e loro velocità
- Criterio qualitativo
  - Esame del merito nel supportare linguaggi ad alto livello o l'ottimizzazione dell'area di integrazione del chip
- Problemi
  - Non esistono architetture RISC e CISC che siano direttamente confrontabili
  - Non esiste un set completo di programmi di test
  - Difficoltà nel separare gli effetti dovuti all'hardware rispetto a quelli dovuti al compilatore
  - Molti confronti sono stati svolti su macchine prototipali e semplificate e non su macchine commerciali
  - Molte CPU commerciali utilizzano idee provenienti da entrambe le filosofie

# Esempio di architettura RISC: famiglia MIPS

- Riferimenti bibliografici: Stallings + Hennessy & Patterson
- Architettura molto regolare con insieme di istruzioni semplice e compatto
- Architettura progettata per una implementazione efficiente della pipeline (lo vedremo più avanti)
- Codifica delle istruzioni omogenea: 32 bit
- Co-processore per istruzioni a virgola mobile e gestione delle eccezioni

## MIPS (a 32 bit)

## Registri



- 32 registri di 32 bit (registro 0 contiene sempre il valore 0)
- Architettura Load / Store
  - Istruzioni di trasferimento per muovere i dati tra memoria e registri
  - Istruzioni per la manipolazione di dati operano sui valori dei registri
  - Nessuna operazione memoria ↔ memoria
- Quindi: le istruzioni operano su registri (registro i riferito con \$i)
- Esempio: add \$1, \$2, \$3

## **MIPS**



### Dati e modi di indirizzamento

- Registri possono essere caricati con byte, mezze parole, e parole (riempiendo con 0 quando necessario o estendendo, cioè replicando, il segno sui bit non coinvolti del registro)
- Modalità di indirizzamento ammesse (con campi di 16 bit):
  - Immediata es. add \$2, \$2, 0004
  - Displacement es. sw \$1,000c(\$1)
- Altre modalità derivabili:
  - Indiretta registro (displacement a 0) es. sw \$2,0000(\$3)
  - Assoluta (registro 0 come registro base) es. lw \$1,00c4(\$0)

## **MIPS**

#### Formato Istruzioni



- 32 bit per tutte, 3 formati diversi (formato R, formato I, formato J)
- Formato R (registro)



Es:  $0 \times 02484020$  (add \$8,\$18,\$8 [R8]  $\leftarrow$  [R18] + [R8] ) op rs rt rd shamt funct  $000000 \ 10010 \ 01000 \ 01000 \ 00000 \ 100000$ 

## **MIPS**

#### Formato Istruzioni



• Formato I (istruzioni load / store)



Es: 0x8D2804B0 (1w \$8, 1200 (\$9) [R8] Mem[1200+[R9]])

op rs address

100011 01001 01000 0000 0100 1011 0000

## **MIPS**

#### Formato Istruzioni



• Formato J (istruzioni jump)

```
6 bit 26 bit

op address

codice operativo 
indirizzo 

indirizzo
```

Es:  $0 \times 0800 \text{AFFE} (j 45054 [PC] \leftarrow 45054)$ 

# Fasi (MIPS)



Fasi senza pipeline:

### IF (istruction fetch):

- $IR \leftarrow Mem[PC]$ ;
- NPC  $\leftarrow$  PC + 4;

Dove NPC è un registro temporaneo PC è il program counter

## Fasi (MIPS)



#### ID (instruction decode/register fetch cycle):

- $A \leftarrow Regs[rs]$ ;
- B  $\leftarrow$  Regs[rt];
- Imm ← campo immediato di IR con segno esteso ;

Dove A, B, Imm sono registri temporanei

| 6 bit | 5 bit      | 5 bit | 5 bit | 5 bit   | 6 bit |   |
|-------|------------|-------|-------|---------|-------|---|
| op    | rs         | rt    | rd    | shamt   | funct | R |
| op    | rs         | rt    |       | address |       | I |
| op    | pp address |       |       |         |       | J |

# Fasi (MIPS)



#### EX (execution/effective address cycle):

- 1. Riferimento a memoria 1w \$8, 1200 (\$9)
  - ALUOutput  $\leftarrow$  A + Imm;

add \$8,\$18,\$8

2. Istruzione ALU registro-registro

• ALUOutput  $\leftarrow$  A *func* B;

| 6 bit      | 5 bit | 5 bit | 5 bit | 5 bit   | 6 bit |   |
|------------|-------|-------|-------|---------|-------|---|
| op         | rs    | rt    | rd    | shamt   | funct | R |
| op         | rs    | rt    |       | address |       | I |
| op address |       |       |       |         |       | J |

- 3. Istruzione ALU registro-immediato
  - ALUOutput  $\leftarrow$  A *op* Imm;

shift a sinistra

- 4. Salto j 45054
  - ALUOutput  $\leftarrow$  NPC + (Imm << 2);
  - Cond  $\leftarrow$  (A = = 0);

# Fasi (MIPS)



## MEM (memory access/branch completion cycle):

• PC  $\leftarrow$  NPC; in tutti i casi

1. Riferimento a memoria

lw \$8, 1200(\$9)

• LMD ← Mem[ALUOutput] or

 $Mem[ALUOutput] \leftarrow B; \quad _{\text{sw } \$5, \ 1700 \, (\$4)}$ 

2. Salto

• if (Cond)  $PC \leftarrow ALUOutput$ ; j 45054

| 6 bit | 5 bit      | 5 bit | 5 bit | 5 bit   | 6 bit |   |
|-------|------------|-------|-------|---------|-------|---|
| op    | rs         | rt    | rd    | shamt   | funct | R |
| op    | rs         | rt    |       | address |       | I |
| op    | op address |       |       |         |       | J |

## Fasi (MIPS)



### WB (write/back cycle):

1. Istruzione ALU registro-registro

add \$8,\$18,\$8

- Regs[rd] ← ALUOutput;
- 2. Istruzione ALU registro-immediato

addi \$8,\$18,4

- Regs[rt] ← ALUOutput;
- 3. Istruzione Load 1w \$8, 1200 (\$9)
  - Regs[rt]  $\leftarrow$  LMD;

|   | 6 bit | 5 bit   | 5 bit | 5 bit | 5 bit   | 6 bit |   |
|---|-------|---------|-------|-------|---------|-------|---|
|   | op    | rs      | rt    | rd    | shamt   | funct | R |
|   | op    | rs      | rt    |       | address |       | I |
| [ | op    | address |       |       |         |       | J |









- Architettura che si presta ad una facile introduzione della pipeline: uno stadio per fase, 1 ciclo di clock per stadio
- Occorre memorizzare i dati fra una fase e la successiva: si introducono opportuni registri (denominati pipeline registers o pipeline latches) fra i vari stadi della pipeline
- Tali registri memorizzano sia dati che segnali di controllo che devono transitare da uno stadio al successivo
- Dati che servono a stadi non immediatemente successivi vengono comunque copiati nei registri dello stato successivo per garantire la correttezza dei dati









| Stage | Any instruction                                                                                                  |                                                                                                 |                                                  |  |  |  |  |  |
|-------|------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------|--------------------------------------------------|--|--|--|--|--|
| IF    | IF/ID.IR — Mem[PC] IF/ID.NPC,PC — (if ((EX/MEM.opcode == branch) && EX/MEM.cond){EX/MEM.ALUOutput} else {PC+4}); |                                                                                                 |                                                  |  |  |  |  |  |
| ID    | ID/EX.NPC ← IF/ID.NPC;                                                                                           | [rs]]; ID/EX.B ← Regs[IF/I<br>ID/EX.IR ← IF/ID.IR;<br>(IF/ID.IR[immediate field]                | 5 155%                                           |  |  |  |  |  |
|       | ALU instruction                                                                                                  | Load or store instruction                                                                       | Branch instruction                               |  |  |  |  |  |
| EX    | EX/MEM.IR 	— ID/EX.IR;<br>EX/MEM.ALUOutput 	—<br>ID/EX.A op ID/EX.B;                                             | EX/MEM.IR 			 ID/EX.IR;<br>EX/MEM.ALUOutput                                                     | EX/MEM.ALUOutput ← ID/EX.NPC + (ID/EX.Imm << 2); |  |  |  |  |  |
|       | or EX/MEM.ALUOutput ← ID/EX.A op ID/EX.Imm;                                                                      | EX/MEM.B ← ID/EX.B                                                                              | EX/MEM.cond ← (ID/EX.A == 0);                    |  |  |  |  |  |
| MEM   | MEM/WB.IR — EX/MEM.IR; MEM/WB.ALUOputput — EX/MEM.ALUOutput;                                                     | MEM/WB.IR — EX/MEM.IR; MEM/WB.LMD — Mem[EX/MEM.ALUOutput]; or Mem[EX/MEM.ALUOutput] — EX/MEM.B; |                                                  |  |  |  |  |  |
| WB    | Regs[MEM/WB.IR[rd]]                                                                                              | For load only:                                                                                  |                                                  |  |  |  |  |  |
|       | or<br>Regs[MEM/WB.IR[rt]] ←<br>MEM/WB.ALUOutput;                                                                 | Regs[MEM/WB.IR[rt]] ← MEM/WB.LMD;                                                               |                                                  |  |  |  |  |  |

# Pipeline (MIPS)



- Quando una istruzione passa dalla fase ID a quella EX si dice che la istruzione è stata "rilasciata" (issued)
- Nella Pipeline MIPS è possibile individuare tutte le dipendenze dai dati nella fase ID
- Se si rileva una dipendenza dai dati per una istruzione, questa va in stallo prima di essere rilasciata
- Inoltre, sempre nella fase ID, è possibile determinare che tipo di data forwarding adottare per evitare lo stallo ed anche predisporre gli opportuni segnali di controllo
- Vediamo di seguito come realizzare un forwarding nella fase EX per una dipendenza di tipo RAW (Read After Write) con sorgente che proviene da una istruzione load (load interlock)

#### Possibili casi

| Situazione                               | Esempio di codice                                                               | Azione                                                                                                                                    |
|------------------------------------------|---------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|
| Nessuna dipendenza                       | LD \$1, 45(\$2)<br>DADD \$5, \$6, \$7<br>DSUB \$8, \$6, \$7<br>OR \$9, \$6, \$7 | Non occorre fare nulla perché non<br>c'è dipendenza rispetto alle 3<br>istruzioni successive                                              |
| Dipendenza che richiede uno stallo       | LD \$1, 45(\$2)<br>DADD \$5, \$1, \$7<br>DSUB \$8, \$6, \$7<br>OR \$9, \$6, \$7 | Opportuni comparatori rilevano<br>l'uso di \$1 in DADD ed evitano il<br>rilascio di DADD                                                  |
| Dipendenza risolvibile con un forwarding | LD \$1, 45(\$2)<br>DADD \$5, \$6, \$7<br>DSUB \$8, \$1, \$7<br>OR \$9, \$6, \$7 | Opportuni comparatori rilevano<br>l'uso di \$1 in DSUB e inoltrano il<br>risultato della load alla ALU in<br>tempo per la fase EX di DSUB |
| Dipendenza con accessi in ordine         | LD \$1, 45(\$2)<br>DADD \$5, \$6, \$7<br>DSUB \$8, \$6, \$7<br>OR \$9, \$1, \$7 | Non occorre fare nulla perché la<br>lettura di \$1 in OR avviene dopo<br>la scrittura del dato caricato                                   |

# Pipeline (MIPS)

#### Condizioni per riconoscere le dipendenze

| Opcode (ID/EX) | Opcode (IF/ID)               | Matching operand fields                                                              |
|----------------|------------------------------|--------------------------------------------------------------------------------------|
| Load           | R-R ALU                      | $\mathrm{ID}/\mathrm{EX.IR}[\mathrm{rt}] == \mathrm{IF}/\mathrm{ID.IR}[\mathrm{rs}]$ |
| Load           | R-R ALU                      | $\mathrm{ID/EX.IR[rt]} == \mathrm{IF/ID.IR[rt]}$                                     |
| Load           | Load, Store, Imm ALU, branch | ID/EX.IR[rt] == IF/ID.IR[rs]                                                         |



- La logica per decidere come effettuare il forwarding è simile a quella appena vista per individuare le dipendenze, ma considera molti più casi
- Una osservazione chiave è che i registri di pipeline contengono:
  - dati su cui effettuare il forwarding
  - i campi registro sorgente e destinazione
- Tutti i dati su cui effettuare il forwarding provengono:
  - dall'output della ALU
  - dalla memoria dati
- ... e sono diretti verso:
  - l'input della ALU
  - l'input della memoria dati
  - il comparatore con 0
- Quindi occorre confrontare i registri destinazione di IR in EX/MEM e MEM/WB con i registri sorgente di IR in ID/EX e EX/MEM

## Pipeline (MIPS)

| Pipeline register containing source instruction | Opcode<br>of source<br>instruction | Pipeline<br>register<br>containing<br>destination<br>instruction | Opcode of destination instruction                               | Destination<br>of the<br>forwarded<br>result | Comparison (if equal then forward |
|-------------------------------------------------|------------------------------------|------------------------------------------------------------------|-----------------------------------------------------------------|----------------------------------------------|-----------------------------------|
| EX/MEM                                          | Register-<br>register ALU          | ID/EX                                                            | Register-register ALU,<br>ALU immediate, load,<br>store, branch | Top ALU input                                | EX/MEM.IR[rd] ==<br>ID/EX.IR[rs]  |
| EX/MEM                                          | Register-<br>register ALU          | ID/EX                                                            | Register-register ALU                                           | Bottom ALU input                             | EX/MEM.IR[rd] ==<br>ID/EX.IR[rt]  |
| MEM/WB                                          | Register-<br>register ALU          | ID/EX                                                            | Register-register ALU,<br>ALU immediate, load,<br>store, branch | Top ALU<br>input                             | MEM/WB.IR[rd] = ID/EX.IR[rs]      |
| MEM/WB                                          | Register-<br>register ALU          | ID/EX                                                            | Register-register ALU                                           | Bottom ALU<br>input                          | MEM/WB.IR[rd] =<br>ID/EX:IR[rt]   |
| EX/MEM                                          | ALU<br>immediate                   | ID/EX                                                            | Register-register ALU,<br>ALU immediate, load,<br>store, branch | Top ALU<br>input                             | EX/MEM.IR[rt] ==<br>ID/EX.IR[rs]  |
| EX/MEM                                          | ALU immediate                      | ID/EX                                                            | Register-register ALU                                           | Bottom ALU<br>input                          | EX/MEM.IR[rt] ==<br>ID/EX.IR[rt]  |
| MEM/WB                                          | ALU<br>immediate                   | ID/EX                                                            | Register-register ALU,<br>ALU immediate, load,<br>store, branch | Top ALU<br>input                             | MEM/WB.IR[rt] =<br>ID/EX.IR[rs]   |
| MEM/WB                                          | ALU<br>immediate                   | ID/EX                                                            | Register-register ALU                                           | Bottom ALU input                             | MEM/WB.IR[rt] =<br>ID/EX.IR[rt]   |
| MEM/WB                                          | Load                               | ID/EX                                                            | Register-register ALU,<br>ALU immediate, load,<br>store, branch | Top ALU<br>input                             | MEM/WB.IR[rt] =<br>ID/EX.IR[rs]   |
| MEM/WB                                          | Load                               | ID/EX                                                            | Register-register ALU                                           | Bottom ALU<br>input                          | MEM/WB.IR[rt] =<br>ID/EX.IR[rt]   |















